复旦大学2010年电子线路与集成电路设计考研试题(回忆版)

本站小编 FreeKaoyan/2018-01-23

由于去年复旦的微电子设计真的考难啦,所以今年的题目真的很简单。。。。
但是,简单不代表我们能得分。。。。

先随便写点,等休息下在仔细写点东西算是回报考研论坛吧!

首先,复旦的专业课考五门这就会导致真的很难知道他会考哪儿,下面写下今年的考试题吧,如果几个月之后没有出来题目的完整版的话,以供2011年的同学参考吧:



第一部分:模电
1,这个题和前几年的题型不一样啊,但是,只要把握住三极管的各个状态的条件就可以啦
2,考了一个典型的单级三极管放大器,注意复习下旁路,级间电容对截止频率的影响
3,考了带有反馈的多级放大器,貌似也不是很难

今年这一部分总体来说多年以来已经形成定式啦,复习的时候把握住重点就行了,不然复习太多反而影响复习其他东西的时间



第二部分:数电
1,先设计出一个函数,然后用 3-8译码器,加法器实现
2,(1).用JK,D,RS设计移位寄存器
(2)用T触发器设计扭环形计数器
3,用D设计出一个TMD啥。。。。。不会也忘了
这一部分每年也差不多啦,还是需要 临门一脚。、、、。


第三部分:
1,ASIC 半定制,全定制特点流程
差分和共S的优缺点
2,一个反相器的功率,阀值电压。。。
3,模拟集成,一个差分,也不会。。。
这部分,唉,根本不知道考哪儿,别的复习到了,但是却没考到,就考你复习的不好的。。。


PS:先稍微写点吧,等休息下再好好写写,另外看到很多人在找ASIC那本书,这本书的电子版还有很多其他资料,有些买的有些找的,到时候再学学怎么上传再传吧。。。。。。。






顺便多说一句,ASIC这部分我当时就没怎么细看,实在没时间。。。建议大家还是看看真题考什么,这部分基本定型了。不过用这本书来开阔下视野也不错,当课外读物,累的时候看看吧。。。。
大家相互交流学习吧。。。。。

-----------------

我给楼主补充 数电第三题是设计检测上升沿和下降沿的同步时序电路,在这两个时刻输出为1 并且保持一个时钟周期

集成电路部分,第二题是cmos反相器 其中的四问分别是
a 给输入电压写出输出电压的摆幅
b给输入电压判断上拉管和下拉管的工作状态
c给输入电压 和 Nmos的尺寸计算pmos的尺寸
d给工作频率计算平均功耗

第三题差分分析前两问是画vtc草图 最后一问用半边法推导增益

其实可以看出,复旦今年专业课的思路变了,唯一的万全之策是全面的复习 -----------------模拟电路
一.判断两个放大电路的工作状态
二.带射极反馈的共射放大电路
1.求中频放大倍数
2.求上,下截止频率
3.如果电容Ce开路, 定性分析对中频增益, 带宽的影响
三.一个带反馈的多级放大, 第一级差分, OCL输出级
1.判断反馈组态, 电压串联负反馈
2.深度负反馈下求放大倍数
3.Rb2通过一个电容接地, 问电容的作用

数字电路
一.输入两个两位的二进制数,如果A1A2比B1B2大, 输出Y=1,否则0.
1.写出最简与或式, 画逻辑电路图
2.用两片3-8译码器实现
3.用两个全加器实现
二.
1.DFF, JKFF, RSFF各一片, 不加门电路, 连成移位寄存器
2.三个TFF设计能自启动的扭环计数器
三. 设计一个同步时序电路, 当X输入上升延或下降延时输出1, 并保持一个时钟周期

集成电路
一.1.简述全定制和标准单元ASIC的设计流程和特点
2.差分模拟电路和单级共源的优缺点
二.CMOS反相器
1.已知输入范围,求输出摆幅
2.Vm时, 两管的工作状态
3.Vm 和W/L1已知, 求W/L2
4.求功率
三....

相关话题/复旦大学 电子线 集成电路设计