南京理工大学2005年考研复习大纲:《数字电路》



文件信息
文件来源 免费考研网 
文件作者 免费考研网 
更新时间 2005-9-8 8:56:38 
添加编辑  

辅助信息
打印功能 打印本文
背景颜色 杏黄 秋褐 胭红 芥绿 天蓝 雪青 炭灰 奶白
字体大小 特大号字 大号字 中号字 小号字
免责声明 本网站所有文章均来自网络,仅提供预览形式,不提供纸张形式,若涉及到版权的文章,请购买正版,毕竟在电脑上看也不舒服啊,呵呵,这是viewsnake个人网站,纯粹交流学习资料的地方。无商业行为。
选择更多免费考研资料:
阅读正文内容
  
《数字电路》课程考试大纲
参考教材:《数字电路》 蒋立平 兵器工业出版社
考试内容:
1.数字逻辑基础
  (1)常用数制  二进制、八进制、十进制、十六进制数及其转换。
  (2)几种简单的编码  BCD码:8421码、5421码、2421码、余3码;格雷码。
  (3)基本逻辑运算和复合逻辑运算与、或、非、与非、或非、与或非、异或、同或。
  (4)基本逻辑定律和规则  逻辑函数的相等,基本逻辑定理,逻辑代数的三条规则,常用公式。
  (5)逻辑函数的标准形式  与—或式和或—与式,两种标准形式,真值表和逻辑函数式。
  (6)逻辑函数的化简  公式化简法,卡诺图化简法。
  2.逻辑门电路
  (1)晶体管开关特性  半导体二极管开关特性,半导体三极管开关特性,MOS管开关特性。
  (2)TTL门电路  TTL与非门典型电路及其工作原理、电压传输特性、静态输入和输出特性、动态特性。
  (3)其他类型的TTL门  OC门、三态输出门电路结构、工作特性。
  (4)MOS门电路各种NMOS门电路的电路结构,各种CMOS门电路的电路结构,CMOS集成电路的特点。
  (5)TTL与CHOS电路的接口。
3.组合逻辑电路
  (1)由门电路构成的组合电路的分析和设计  组合电路的一般分析方法,组合电路的一般设计方法。
  (2)由中规模集成电路构成的组合逻辑电路  自顶向下的模块化设计方法:二进制、二—十进制编码器的电路结构,通用编码器集成电路的扩展和应用;二进制、二—十进制译码器的电路结构,通用译码器集成电路的扩展,利用译码器构成组合逻辑电路,LED显示器,显示译码器的设计和应用;数据选择器电路设计,通用数据选择器集成电路的扩展,利用数据选择器构成组合逻辑电路;数据分配器的构成和应用;半加器和全加器电路结构,高速加法器电路,加法器应用(如码转换器、减法器、十进加法器等);数值比较器电路结构,多位数值比较器的构成。
4.时序逻辑电路引论
  (1)时序逻辑电路的基本概念  时序逻辑电路的结构模型,状态表,状态图。
  (2)存储器件  锁存器的电路结构和工作原理(门控RS锁存器、RS锁存器、D锁存器);触发器的电路结构和工作原理(主从RS触发器、主从D触发器、主从JK触发器、维持阻塞D触发器、CMOS边沿触发器);触发器逻辑功能转换,触发器应用。
5.时序逻辑电路的分析与设计
(1)由中规模集成电路构成的时序逻辑电路  寄存器和移位寄存器电路结构和常用集成电路,移位寄存器应用;计数器电路设计(同步二进制计数器、异步二进制计数器、二进制可逆计数器、同步十进制计数器、异步十进制计数器),利用通用集成计数器构成任意进制计数器;环形计数器和扭环形计数器的设计和应用。
  (2)由小规模集成电路构成的时序逻辑电路的分析和设计  同步时序逻辑电路的分析方法,脉冲型异步时序逻辑电路的分析方法,同步时序逻辑电路设计的一般步骤。
  (3)序列信号发生器设计  计数型,移位型。
6.存储器和可编程逻辑电路
  (1)存储器  RON的结构及应用,PRONd的应用;RAM的结构,RAM容量的扩展。
  (2)可编程逻辑器件  PAL的基本结构,PAL的主要特点;GAL的基本结构,GAL的主要特点。
  7.脉冲信号的产生与整型
  (1)555定时器  555定时器的电路结构和逻辑功能。
  (2)施密特触发器  用555定时器构成施密特触发器,集成施密特触发器的特性,施密特触发器的应用。
  (3)单稳态触发器  用555定时器构成单稳态触发器,用施密特触发器构成单稳态触发器,集成单稳态触发器的应用。
  (4)多谐振荡器  用555定时器构成多谐振荡器,用施密特触发器构成多谐振荡器。
二.题型
    选择、填充、电路分析、电路设计、电路修改等。

相关阅读内容

<<<返回上一页 <<<返回网站首页
<<<您的位置:首页>考研经验>专业课经验>正文