江苏科技大学2005年考研专业课复习大纲:426 数字电路与数字逻辑



文件信息
文件来源 免费考研网 
文件作者 免费考研网 
更新时间 2005-9-8 8:51:22 
添加编辑  

辅助信息
打印功能 打印本文
背景颜色 杏黄 秋褐 胭红 芥绿 天蓝 雪青 炭灰 奶白
字体大小 特大号字 大号字 中号字 小号字
免责声明 本网站所有文章均来自网络,仅提供预览形式,不提供纸张形式,若涉及到版权的文章,请购买正版,毕竟在电脑上看也不舒服啊,呵呵,这是viewsnake个人网站,纯粹交流学习资料的地方。无商业行为。
选择更多免费考研资料:
阅读正文内容
《数字电路逻辑设计》(脉冲与数字电路 第三版,王毓银)
1999年9月 高等教育出版社
一、教材主要内容
主要介绍基本数字集成电路的工作原理和主要电气特性、逻辑代数基础、组合逻辑和时序逻辑电路的方法。介绍可编程逻辑器件PLD(包括PAL、GAL、EPLD、FPGA)的基本原理和电路结构及应用这些器件的开发过程。此外还介绍脉冲的产生和整形电路。
二、课程基本要求
掌握本课程有关的基本内容和概念。
掌握逻辑代数的有关内容,用代数法和卡诺图法简化逻辑函数。
了解二极管、三极管的开关特性,掌握二极管限幅器、钳位器和使用方法。了解各种系列的门电路的原理和特性。在此基础上,掌握数字集成电路的分类及性能比较,理解TTL和MOS集成电路的主要电路参数,掌握三态门和OC门的原理和应用。
掌握采用中小规模集成电路的组合逻辑电路的分析和设计方法,了解组合逻辑电路的冒险现象以及如何避免冒险。熟悉常用MSI芯片的引脚、使用。
了解集成触发器电路组成, 理解集成触发器工作原理,掌握集成触发器功能的描述方法和脉冲工作特性, 掌握集成触发器类型转换 。在此基础上,掌握集成触发器在输入脉冲作用下,输出脉冲波形的画法。
掌握小规模同步时序逻辑电路分析和设计方法,掌握小规模脉冲异步时序逻辑电路分析和设计方法,熟悉常用MSI芯片的引脚、使用,掌握采用中规模集成器件实现任意模值计数(分频)的方法。
了解集成门构成的脉冲单元电路基本原理, 理解施密特触发器CC40106和555定时器的工作原理, 掌握施密特触发器CC40106和555定时器的使用方法。
掌握只读存储器(ROM) 的基本原理和应用,熟悉专用集成电路ASIC的基本原理和应用。
三、各章要点

第一章 绪论
1.1.1数字信号
1.1.3 BCD代码
1.1.4算术运算与逻辑运算
1.1.5数字电路
1.1.6本课程的任务与性质
第二章 数字逻辑基础
2.1逻辑代数
2.2逻辑函数的简化
第三章 集成逻辑门
3.1晶体管的开关特性
3.2 TTL集成逻辑门
3.4 MOS晶体管
3.5 CMOS电路
第四章 组合逻辑电路
4.1组合逻辑电路分析
4.2组合逻辑电路的设计应用
4.3组合电路中的竞争冒险
第五章   触发器
5.1基本触发器
5.2钟控触发器
5.3主从触发器
5.4边沿触发器
第六章 时序逻辑电路
6.1 时序逻辑电路概述
6.2时序逻辑电路的分析
6.3时序逻辑电路的设计
6.4序列信号发生器
第七章 半导体存储器
7.1概述
7.4只读存储器ROM
第八章 可编程逻辑器件及应用
8.1可编程阵列逻辑器件PAL
8.2通用逻辑阵列GAL
8.4现场可编程门阵列FPGA
8.5可编程逻辑器件的开发
第十章   脉冲单元电路
10.1脉冲信号与脉冲电路
10.2集成门电路构成的脉冲单元电路
10.3 555定时器电路及其应用

四、内容的综合
学习工具:逻辑代数
基本单元:集成逻辑门、触发器、脉冲单元电路
通用逻辑电路:组合逻辑电路、时序逻辑电路
专用集成电路:ROM、PROM、PAL、GAL、FPGA。
两大任务
组合逻辑电路的分析与设计:集成逻辑门、组合逻辑电路、PLD
时序逻辑电路的分析与设计:触发器、脉冲单元电路、时序逻辑电路、PLD
五、考试题型
选择题(单选或多选)、填空题、作图题(波形图、逻辑电路图)、分析设计题。

相关阅读内容

<<<返回上一页 <<<返回网站首页
<<<您的位置:首页>考研经验>专业课经验>正文